Programmes d'études
Conception et vérif. des systèmes sur puces

Programmes d'études
Conception et vérif. des systèmes sur puces
Programmes d'études
Détails et horaire du cours
Légende
Cours de jour
Cours de soir
Cours en ligne
Certificats et microprogrammes de 1er cycle
Baccalauréat (formation d'ingénieur)
Études supérieures
ELE6305B
Conception et vérif. des systèmes sur puces
Nombre de crédits :
3 (3 - 1.5 - 4.5)
Les chiffres indiqués entre parenthèses sous le sigle du cours, par exemple (3 - 2 - 4), constituent le triplet horaire.
Le premier chiffre est le nombre d'heures de cours théorique par semaine (les périodes de cours durent 50 minutes).
Le second chiffre est le nombre d'heures de travaux dirigés (exercices) ou laboratoire, par semaine.
(Note : certains cours ont un triplet (3 - 1.5 - 4.5). Dans ce cas, les 1,5 heure par semaine sont des laboratoires qui durent 3 heures mais qui ont lieu toutes les deux semaines. À Polytechnique, on parle alors de laboratoires bi-hebdomadaires).
Le troisième chiffre est un nombre d'heures estimé que l'étudiant doit investir de façon personnelle par semaine pour réussir son cours.
Le premier chiffre est le nombre d'heures de cours théorique par semaine (les périodes de cours durent 50 minutes).
Le second chiffre est le nombre d'heures de travaux dirigés (exercices) ou laboratoire, par semaine.
(Note : certains cours ont un triplet (3 - 1.5 - 4.5). Dans ce cas, les 1,5 heure par semaine sont des laboratoires qui durent 3 heures mais qui ont lieu toutes les deux semaines. À Polytechnique, on parle alors de laboratoires bi-hebdomadaires).
Le troisième chiffre est un nombre d'heures estimé que l'étudiant doit investir de façon personnelle par semaine pour réussir son cours.
Département :
Génie électrique
Préalable(s) :
ELE8304 ou l'équivalent
Corequis :
Notes :
Responsable(s) :
À venir
Description
Architecture de microprocesseurs et de processeurs embarqués. Architectures superscalaires. Conception de processeurs dédiés et accélération des calculs. Processeurs à jeu d'instructions étendu. Vérification des systèmes intégrés. Conception structurée. Organisation régulière et calculs en parallèle : par sélection et anticipation. Architectures d'unité de commande. Microprogrammation. Erreurs de synchronisation. Circuits asynchrones. Communications endochrones. Régions isochrones. Consommation énergétique. Conception pour une basse consommation énergétique. Comparaison des méthodes de conception. Plateformes de conception pour les systèmes sur puces. Réduction de l'échelle et évolution technologique.
Architecture de microprocesseurs et de processeurs embarqués. Architectures superscalaires. Conception de processeurs dédiés et accélération des calculs. Processeurs à jeu d'instructions étendu. Vérification des systèmes intégrés. Conception structurée. Organisation régulière et calculs en parallèle : par sélection et anticipation. Architectures d'unité de commande. Microprogrammation. Erreurs de synchronisation. Circuits asynchrones. Communications endochrones. Régions isochrones. Consommation énergétique. Conception pour une basse consommation énergétique. Comparaison des méthodes de conception. Plateformes de conception pour les systèmes sur puces. Réduction de l'échelle et évolution technologique.