Programmes d'études
Conception et réalisation de syst. numériques

Programmes d'études
Conception et réalisation de syst. numériques
Programmes d'études
Détails et horaire du cours
Légende
Cours de jour
Cours de soir
Cours en ligne
Certificats et microprogrammes de 1er cycle
Baccalauréat (formation d'ingénieur)
Études supérieures
INF3500
Conception et réalisation de syst. numériques
Nombre de crédits :
3 (3 - 1.5 - 4.5)
Les chiffres indiqués entre parenthèses sous le sigle du cours, par exemple (3 - 2 - 4), constituent le triplet horaire.
Le premier chiffre est le nombre d'heures de cours théorique par semaine (les périodes de cours durent 50 minutes).
Le second chiffre est le nombre d'heures de travaux dirigés (exercices) ou laboratoire, par semaine.
(Note : certains cours ont un triplet (3 - 1.5 - 4.5). Dans ce cas, les 1,5 heure par semaine sont des laboratoires qui durent 3 heures mais qui ont lieu toutes les deux semaines. À Polytechnique, on parle alors de laboratoires bi-hebdomadaires).
Le troisième chiffre est un nombre d'heures estimé que l'étudiant doit investir de façon personnelle par semaine pour réussir son cours.
Le premier chiffre est le nombre d'heures de cours théorique par semaine (les périodes de cours durent 50 minutes).
Le second chiffre est le nombre d'heures de travaux dirigés (exercices) ou laboratoire, par semaine.
(Note : certains cours ont un triplet (3 - 1.5 - 4.5). Dans ce cas, les 1,5 heure par semaine sont des laboratoires qui durent 3 heures mais qui ont lieu toutes les deux semaines. À Polytechnique, on parle alors de laboratoires bi-hebdomadaires).
Le troisième chiffre est un nombre d'heures estimé que l'étudiant doit investir de façon personnelle par semaine pour réussir son cours.
Département :
Génies informatique & logiciel
Préalable(s) :
INF1600
Corequis :
Notes :
Responsable(s) :
Tarek Ould Bachir
Description
Vue d'ensemble des systèmes numériques. Options d'implémentation en logique fixe et programmable: coûts et performances. Technologies de logique programmable: ROM, PLA, PAL, CPLD et FPGA. Architecture et caractéristiques des FPGA. Flot de conception pour FPGA: modélisation, synthèse, placement, routage et programmation. Modélisation et vérification de circuits combinatoires et séquentiels avec un langage de description matérielle. Conception et implémentation de chemins des données et de fonctions arithmétiques. Vérification, simulation, synthèse et implémentation de systèmes numériques. Conception de processeurs à usage général. Performance: latence, débit et surface. Exemples d'applications.
Vue d'ensemble des systèmes numériques. Options d'implémentation en logique fixe et programmable: coûts et performances. Technologies de logique programmable: ROM, PLA, PAL, CPLD et FPGA. Architecture et caractéristiques des FPGA. Flot de conception pour FPGA: modélisation, synthèse, placement, routage et programmation. Modélisation et vérification de circuits combinatoires et séquentiels avec un langage de description matérielle. Conception et implémentation de chemins des données et de fonctions arithmétiques. Vérification, simulation, synthèse et implémentation de systèmes numériques. Conception de processeurs à usage général. Performance: latence, débit et surface. Exemples d'applications.
Horaire
Cours | ||||
---|---|---|---|---|
Groupe | Jour | Heure | Local | Enseignant(e)(s) |
01 | Vendredi | 9h30, 10h30, 11h30 | B-316.1 | Baron, André |
Travaux pratiques | ||||
---|---|---|---|---|
Groupe | Jour | Heure | Local | Enseignant(e)(s) |
01 | Mardi | 8h30, 9h30, 10h30 (B1) | L-3714 | Abass, Ely Cheikh |
02 | Mardi | 8h30, 9h30, 10h30 (B2) | L-3714 | Deloumeau, Nicolas |
Plan triennal
2023-2024 | 2024-2025 | 2025-2026 | ||||||
---|---|---|---|---|---|---|---|---|
Automne | Hiver | Été | Automne | Hiver | Été | Automne | Hiver | Été |
Cours de jour | Cours de jour | - | Cours de jour | Cours de jour | - | Cours de jour | Cours de jour | - |