Directory of Experts

You are here

Back to search results
Yvon Savaria
B.Ing., M.Sc.A. (Poly), Ph.D. (McGill)
Professor and Director
Department of Electrical Engineering

Phone: (514) 340-4711 Ext. 4737 Fax: (514) 340-4078 Room: M-5422

Research interests and affiliations

Research interests
  • Signal processing
  • Conception method
  • Specialized architecture
  • CMOS, BiCMOS and bipolar CML
  • Test and sampling
  • Breakdown resistance
  • Integrated electronic circuits
  • High precision analog circuits
  • Microelectronics
  • Microsystems
Expertise type(s) (NSERC subjects)
  • 2506 Electronic circuits and devices
  • 2513 Data communications

Publications

Recent publications
Conference paper
Kazma, G., Hamad, G.B., Mohamed, O.A. & Savaria, Y. (2017). Analysis of SEU Propagation in Combinational Circuits at RTL Based on Satisfiability Modulo Theories. Paper presented at the Great Lakes Symposium on VLSI (GLSVLSI 2017), Banff, Alberta (pp. 239-244). Retrieved from https://doi.org/10.1145/3060403.3060438
Conference paper
Kazma, G., Bany Hamad, G., Ait Mohamed, O. & Savaria, Y. (2017). Analysis of SEU propagation in sequential circuits at RTL using Satisfiability Modulo Theories. Paper presented at the 15th IEEE International New Circuits and Systems Conference (NEWCAS 2017), Strasbourg, France (pp. 237-240). Retrieved from https://doi.org/10.1109/NEWCAS.2017.8010149
Conference paper
Gémieux, M., Savaria, Y., David, J.P. & Zhu, G. (2017). A cache-coherent heterogeneous architecture for low latency real time applications. Paper presented at the 20th IEEE International Symposium on Real-Time Distributed Computing (ISORC 2017), Toronto, ON, Canada (pp. 176-184). Retrieved from https://doi.org/10.1109/ISORC.2017.1
Conference paper
Khanzadi, H., Savaria, Y. & David, J.P. (2017). A data driven CGRA Overlay Architecture with embedded processors. Paper presented at the 15th IEEE International New Circuits and Systems Conference (NEWCAS 2017), Strasbourg, France (pp. 269-272). Retrieved from https://doi.org/10.1109/NEWCAS.2017.8010157

Teaching

Conception des circuits intégrés.

Supervision at Polytechnique

COMPLETED

  • Ph.D. Thesis (26)

    • Akbarniai Tehrani, M. (2017). Direction of arrival estimation in low-cost frequency scanning array antenna systems (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/2519/
    • Li, M. (2016). Determinism Enhancement and Reliability Assessment in Safety Critical AFDX Networks (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/2095/
    • Tremblay, J.-P. (2016). Validation matérielle d'une architecture générique de réseaux avioniques basée sur une gestion modulaire de la redondance (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/2143/
    • Hussain, W. (2015). Providing Bi-Directional, Analog, and Differential Signal Transmission Capability to an Electronic Prototyping Platform (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/2002/
    • Gan, Q. (2013). Efficient Implementation of Particle Filters in Application-Specific Instruction-Set Processor (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1169
    • Kowarzyk, G. (2013). Efficient Methods for Finding Optimal Convolutional Self-Doubly Orthogonal Codes (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1191
    • Lepercq, É. (2012). Techniques de routage pseudo-aléatoire pour une application micro-électronique (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1006
    • Lu, Z. (2012). Towards Single Bacterium Detection: A Microelectronic/Microfluidic Hybrid System Based on a CMOS Technology (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/836
    • Hashemi Aghcheh Body, S.S. (2011). High-Efficiency Low-Voltage Rectifiers for Power Scavenging Systems (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/649/
    • Mbaye, M.M. (2010). Techniques d'exploration architecturale de design à usage spécifique pour l'accélération de boucles (Ph.D. Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/402
    • Deca, R. (2009). Rule-based models for automated network service provisioning (Ph.D. Thesis, École Polytechnique de Montréal).
    • Mahvash Mohammadi, H. (2009). An effective hybrid video deinterlacing algorithm (Ph.D. Thesis, École Polytechnique de Montréal).
    • Marche, D. (2009). Implémentation, ajustement laser et modélisation des convertisseurs numériques à analogique R2R (Ph.D. Thesis, École Polytechnique de Montréal).
    • Trabelsi, A. (2008). Traitement paramétrique des signaux audio dans le contexte des prothèses auditives (Ph.D. Thesis, École Polytechnique de Montréal).
    • Naderi, A. (2007). Undersampling bandpass modulator architectures (Ph.D. Thesis, École Polytechnique de Montréal).
    • Bui, H.T. (2006). High-speed CMOS design techniques for multi-gigahertz transceivers (Ph.D. Thesis, École Polytechnique de Montréal).
    • Cantin, M.-A. (2005). Méthode de détermination automatique de la taille des chemins de données (Ph.D. Thesis, École Polytechnique de Montréal).
    • Fouzar, Y. (2005). Modélisation, réalisation et tests d'un système à phase asservie, à contrôle adaptatif et à gamme dynamique élevée (Ph.D. Thesis, École Polytechnique de Montréal).
    • Calbaza, D.E. (2002). Analyse et conception des circuits de synthèse numérique d'horloges (Ph.D. Thesis, École Polytechnique de Montréal).
    • Granger, É. (2002). Une étude des réseaux de neurones artificiels pour la classification rapide d'impulsions radars (Ph.D. Thesis, École Polytechnique de Montréal).
    • Jin, Z. (2002). Methods for the modeling and analysis of MIS interconnects in VLSI circuits (Ph.D. Thesis, École Polytechnique de Montréal).
    • Khali, H. (1999). Algorithmes et architectures de calcul spécialisés pour un système optique autosynchronisé à précision accrue (Ph.D. Thesis, École Polytechnique de Montréal).
    • Nekili, M. (1998). Synthèse de réseaux de distribution d'horloges en présence de variations du procédé de fabrication (Ph.D. Thesis, École Polytechnique de Montréal).
    • Bélanger, N. (1997). Outils et méthodes pour le traitement parallèle de calculs sur des tableaux (Ph.D. Thesis, École Polytechnique de Montréal).
    • Soufi, M. (1997). Caractérisation et amélioration de la testabilité séquentielle pseudo-aléatoire des circuits VLSI (Ph.D. Thesis, École Polytechnique de Montréal).
    • Massicotte, D. (1995). Une approche à l'implantation en technologie VLSI d'une classe d'algorithmes de reconstitution de signaux (Ph.D. Thesis, École Polytechnique de Montréal).
  • Master's Thesis (95)

    • Khanzadi, H. (2016). Implementation of Data-Driven Applications on Two-Level Reconfigurable Hardware (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/2279/
    • Sarbishei, I. (2016). A Scalable High-Performance Memory-Less IP Address Lookup Engine Suitable for FPGA Implementation (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/2355/
    • Abdollahifakhr, H. (2015). Power-Efficient Hardware Architecture for Computing Split-Radix FFT on Highly Sparse Spectrum (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1852/
    • Alizadeh, R. (2015). Near Deterministic Signal Processing Using GPU, DPDK, and MKL (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1831/
    • Berrima, S. (2015). Algorithmes de diagnostic d'une chaîne JTAG reconfigurable et tolérante aux pannes au sein de la technologie WaferIC (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1636/
    • Gémieux, M. (2015). Analyse de faisabilité de l'implantation d'un protocole de communication sur processeur multicoeurs (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1709/
    • Keklikian, T.L. (2014). Modélisation des accès mémoire lors de la multiplication d'une matrice creuse par un vecteur sur processeur graphique (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1644
    • Charasse, S. (2013). Outil de vérification in-situ pour le prototypage de systèmes électroniques (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1332/
    • Guillemot, M.H. (2013). Conception d'un logiciel de contrôle pour la plate-forme de prototypage waferboard TM (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1141
    • Stimpfling, T. (2013). Accetuts: un algorithme de classification de paquets conçu pour traiter les nouveaux paradigmes des réseaux définis par logiciel (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/1327
    • Gil, D.C. (2012). Processeurs embarqués configurables pour la reproduction de tons (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/816
    • Pons, J.-F. (2012). Conception d'une plateforme d'Animats destinée à l'étude d'aglgorithmes d'apprentissage appliqués à la survie en environnement réel (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/878
    • Trentin, D. (2012). Design and Architecture of a Hardware Platform to Support the Development of an Avionic Network Prototype (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/808
    • Al-Terkawi Hasib, O. (2010). Design and Implementation of Integrated High Efficiency Low-voltage CMOS DC-DC Converters (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/425
    • Aubertin, P. (2010). Conception de processeurs spécialisés pour le traitement vidéo en temps réel par filtre local (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/379
    • Fantoni, J. (2010). Caractérisation électrique et vieillissement de résistances de silicium polycristallin modifiées par laser (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/472
    • Tanguay, L.-F. (2010). Synthétiseur de fréquences RF destiné aux dispositifs médicaux implantables (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/431
    • Bafumba-Lokilo, D. (2009). Développement d'un système multiprocesseur sur puce générique destiné aux applications parallèles et adaptables dans un environnement ASIC (Master's Thesis, École Polytechnique de Montréal).
    • Basile-Bellavance, Y. (2009). Conception d'un système de test et de configuration numérique tolérant aux pannes pour la technologie waferic (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/235
    • Bouyela Gnoyi, G.A. (2009). Conception et implémentation de processeurs dédiés pour des systèmes de traitement vidéo temps réel (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/121
    • Lebel, D. (2009). Vérification fonctionnelle et validation de performance architecturale pour des tissus d'interconnexion (Master's Thesis, École Polytechnique de Montréal).
    • Sahraii, N. (2009). Flexible scheduling of turbo decoding on a multiprocessor platform (Master's Thesis, École Polytechnique de Montréal).
    • Tremblay, J.-P. (2009). Analyse de performance multi-niveau et partionnement d'application radio sur une plateforme multiprocesseur (Master's Thesis, École Polytechnique de Montréal). Retrieved from http://publications.polymtl.ca/222/
    • Singh, R. (2008). Precision rail-to-rail input-output operational amplifier using laser-trimmable poly-silicon resistors in standard cmos process (Master's Thesis, École Polytechnique de Montréal).
    • Benamrane, I. (2007). Technique de conception d'un convertisseur numérique/analogique à source de courant pour de bonnes performances statiques et dynamiques (Master's Thesis, École Polytechnique de Montréal).
    • Beucher, N. (2007). Conception et mise en oeuvre de processeurs configurables pour la conversion de taux de trames vidéos avec compensation de mouvement (Master's Thesis, École Polytechnique de Montréal).
    • Binet, V. (2007). Modélisation électrique du couplage et de l'injection de bruit dans le substrat (Master's Thesis, École Polytechnique de Montréal).
    • Salomon, M.-É. (2007). Caractérisation de la gigue et de l'étalement spectral du circuit DDPS (Master's Thesis, École Polytechnique de Montréal).
    • Castonguay, A. (2006). Plate-forme de communication pour systèmes embarqués multipuces utilisant HyperTransport (Master's Thesis, École Polytechnique de Montréal).
    • Epassa Habib, D.G. (2006). Conception d'un processeur à vitesse variable et synthèse d'horloge à période ajustable (Master's Thesis, École Polytechnique de Montréal).
    • Mahoney, P. (2006). Conception d'une architecture alternative à la technologie "mémoire adressable par contenu" (Master's Thesis, École Polytechnique de Montréal).
    • St-Pierre, F. (2006). Implémentation matérielle d'un réseau sur puce et analyse du fonctionnement dans un environnement multiprocesseurs (Master's Thesis, École Polytechnique de Montréal).
    • Catudal, S. (2005). Méthodologie orientée performance applicable à la validation d'algorithmes de traitement vidéo et de leur implémentation matérielle (Master's Thesis, École Polytechnique de Montréal).
    • Chureau, A. (2005). Réalisation d'une plateforme de développement rapide de systèmes sur puce basée sur UML (Master's Thesis, École Polytechnique de Montréal).
    • Dang, H. (2005). Nouvelle approche de conception d'un can parallèle 1.25-gigaéchantillons/s utilisant la technique mcml (Master's Thesis, École Polytechnique de Montréal).
    • Deslauriers, F. (2005). Modélisation d'un réseau intégré sur puce basé sur une architecture en anneau (Master's Thesis, École Polytechnique de Montréal).
    • Duval, O. (2005). Une plateforme de mesure de caractéristiques électroniques pour les nanostructures (Master's Thesis, École Polytechnique de Montréal).
    • Layachi, M. (2005). Influence du couplage [pi-pi] sur les propriétés électroniques des assemblages 1,4 dithiol (Master's Thesis, École Polytechnique de Montréal).
    • Mahrez, O. (2005). Méthodologie d'automatisation de tests appliquée aux routeurs configurables (Master's Thesis, École Polytechnique de Montréal).
    • Morin, D. (2005). Conception d'un convertisseur analogique à numérique 10 bits / 200 MÉ/S pipelinés et calibré numériquement (Master's Thesis, École Polytechnique de Montréal).
    • Nguyen, H.T.P. (2005). Conception d'un module de synchronisation pour l'intégration à l'échelle de la tranche de routeurs de communication (Master's Thesis, École Polytechnique de Montréal).
    • Peterson, K. (2005). Environnement de validation en temps réel basé sur des assertions pour les systèmes matériels (Master's Thesis, École Polytechnique de Montréal).
    • Renaud, M. (2005). Détecteurs de phase et de fréquence complémentaires destinés aux applications de haute précision des boucles à verrouillage de phase (Master's Thesis, École Polytechnique de Montréal).
    • Tanguay, B. (2005). Analyse et mise en oeuvre d'égaliseurs à l'aide de processeurs configurables (Master's Thesis, École Polytechnique de Montréal).
    • Turgeon, G. (2005). Étude en vue d'adapter la méthodologie IBIS à la simulation interne des circuits intégrés (Master's Thesis, École Polytechnique de Montréal).
    • Wild, G. (2005). Mesure de l'effet de l'injection de charges par laser sur un circuit oscillant voisin (Master's Thesis, École Polytechnique de Montréal).
    • Dubois, M. (2004). Analyse et conception de registres à décalage pour la réalisation de décodeurs à seuil itératifs configurables (Master's Thesis, École Polytechnique de Montréal).
    • Dubois, M. (2004). Modélisation et conception d'une plate-forme de traitement et transmission de signaux vidéo numériques (Master's Thesis, École Polytechnique de Montréal).
    • Ghattas, N. (2004). Built-in-self-test and self-repair architecture for defect-tolerant word-oriented large capacity memories (Master's Thesis, École Polytechnique de Montréal).
    • Hashemi Aghcheh Body, S.S. (2004). Characterization of integrated MOS circuits under voltage stress and application to power conversion chains of electronic implants (Master's Thesis, École Polytechnique de Montréal).
    • Ling, W. (2004). Low power and high speed arithmetic circuits for software assisted wireless systems (Master's Thesis, École Polytechnique de Montréal).
    • Mbaye, M.M. (2004). Conception, mise en oeuvre et caractérisation de mécanismes matériel/logiciel pour l'interconnexion firewire-ethernet (Master's Thesis, École Polytechnique de Montréal).
    • Picard, D. (2004). Conception et réalisation d'un module de test d'intégrité des signaux pour un circuit intégré de grande surface (Master's Thesis, École Polytechnique de Montréal).
    • Richard, J.-F. (2004). Conception d'interfaces haut-voltage utilisant une technologie CMOS/DMOS (Master's Thesis, École Polytechnique de Montréal).
    • Robert, M. (2004). Étude des convertisseurs analogique à numérique en virgule flottante : performance théorique (Master's Thesis, École Polytechnique de Montréal).
    • Bendali, A. (2003). Conception d'une référence de tension intégrée à faible alimentation (Master's Thesis, École Polytechnique de Montréal).
    • Ghattas, H. (2003). Conception d'un processeur embarqué de faible complexité dédié à une plate-forme SoC pour concevoir des processeurs réseaux (Master's Thesis, École Polytechnique de Montréal).
    • Lafrance, L.-P. (2003). Implantation, comparaison et analyse des performances de l'estimateur fréquentiel Crozier sur différentes plates-formes (Master's Thesis, École Polytechnique de Montréal).
    • Langlois, H. (2003). Optimisation paramétrique de circuits analogiques par le biais des algorithmes génétiques (Master's Thesis, École Polytechnique de Montréal).
    • Lu, M. (2003). Defect tolerance methods and thermally induced skew analysis for wafer scale integration (Master's Thesis, École Polytechnique de Montréal).
    • Pepga Bissou, J. (2003). Conception de haut niveau d'une plate-forme SoC et de son système d'interconnexions (Master's Thesis, École Polytechnique de Montréal).
    • Regimbal, S. (2003). Méthode de réutilisation et de couverture pour la vérification fonctionnelle des circuits numériques (Master's Thesis, École Polytechnique de Montréal).
    • Tohio, S.B. (2003). Convertibilité des protocoles de communication (Master's Thesis, École Polytechnique de Montréal).
    • Trabelsi, A. (2003). Techniques de calibration de circuits analogiques pour des applications de haute précision (Master's Thesis, École Polytechnique de Montréal).
    • Kumar, P. (2002). Analysis and characterisation of design for testability methodologies for bipolar current mode logics (Master's Thesis, École Polytechnique de Montréal).
    • Hébert, O. (2001). Une méthode de dérivation de modèles de processeurs embarqués dédiés à une application (Master's Thesis, École Polytechnique de Montréal).
    • Lacourse, A. (2001). Caractérisation électrique des résistances diffusées par faisceau laser (Master's Thesis, École Polytechnique de Montréal).
    • Loiseau, L. (2001). Méthode de conception pour la réutilisation et optimisation architecturale appliquées à un réducteur de bruit vidéo (Master's Thesis, École Polytechnique de Montréal).
    • Cousineau, C. (2000). Conception et mise en oeuvre d'un système de reconfiguration dynamique (Master's Thesis, École Polytechnique de Montréal).
    • Donfack, C. (2000). Caractérisation de contacts électrodes-tissus pour les stimulateurs neuro-musculaires implantables (Master's Thesis, École Polytechnique de Montréal).
    • Fortin, A. (2000). Paramétrisation et reconfiguration automatique du chemin de données d'un processeur synthétisable (Master's Thesis, École Polytechnique de Montréal).
    • Thériault, L. (2000). Développement d'estimateurs de performance pour des applications de co-design matériel/logiciel (Master's Thesis, École Polytechnique de Montréal).
    • Antaki, B. (1999). Étude de la défaillance des circuits bipolaires en mode courant et leur testabilité (Master's Thesis, École Polytechnique de Montréal).
    • Deslauriers, Y. (1999). Conception d'un processeur à données ancillaires intégré (Master's Thesis, École Polytechnique de Montréal).
    • Le Chapelain, B. (1999). Conception d'une bibliothèque et d'un convolueur 3*3TSPC (Master's Thesis, École Polytechnique de Montréal).
    • Vado, P. (1999). Validation de circuits numériques utilisant le principe du test par mutation (Master's Thesis, École Polytechnique de Montréal).
    • Contandriopoulos, N. (1998). Méthodes de conception et de partitionnement logiciel pour des architectures parallèles SIMD linéaires (Master's Thesis, École Polytechnique de Montréal).
    • Lebeau, M. (1998). Modélisation de l'état hydrique dans les structures de chaussées en période estivale (Master's Thesis, École Polytechnique de Montréal).
    • Patenaude, S. (1998). Modélisation de pannes dans les circuits logiques bipolaires en mode courant et méthodes de test adaptées (Master's Thesis, École Polytechnique de Montréal).
    • Poiré, P. (1998). Conception d'un système de post-traitement vidéo pour un corrélateur optique (Master's Thesis, École Polytechnique de Montréal).
    • Achard, É. (1997). Architectures haute performance pour transformations géométriques à trois dimensions (Master's Thesis, École Polytechnique de Montréal).
    • Pera, F. (1997). Nouvelles approches pour la conception des circuits intégrés rapides (Master's Thesis, École Polytechnique de Montréal).
    • Savescu, T. (1997). Règles de conception d'une technologie de modules multipuces haute fréquence (Master's Thesis, École Polytechnique de Montréal).
    • Boyer, A. (1995). Développement d'un stimulateur miniaturisé dédié à un implant visuel (Master's Thesis, École Polytechnique de Montréal).
    • Chalifoux, M. (1995). Réalisation ITGE d'un décodeur M-chemins bidirectionnel pour codes convolutionnels (Master's Thesis, École Polytechnique de Montréal).
    • Chtchvyrkov, D. (1995). Générateur d'horloge à quatre phases (Master's Thesis, École Polytechnique de Montréal).
    • Crépeau, J. (1995). Évaluation de l'efficacité de la relaxation locale des règles de dessin dans les circuits intégrés à très grande échelle (Master's Thesis, École Polytechnique de Montréal).
    • St-Amand, R. (1995). Conception d'une source de courant servant d'étage de sortie à un stimulateur neuromusculaire (Master's Thesis, École Polytechnique de Montréal).
    • Abderrahman, A. (1994). Estimation du bruit engendré par la commutation simultanée dans les circuits combinatoires CMOS statiques (Master's Thesis, École Polytechnique de Montréal).
    • Benachour, A. (1994). Étude et réalisation d'un oscillateur intégré rapide (Master's Thesis, École Polytechnique de Montréal).
    • Caughie, R. (1994). Analyse de la faisabilité d'une réalisation parallèle d'un décodeur séquentiel (Master's Thesis, École Polytechnique de Montréal).
    • Crespo, J.-F. (1994). Étude sur la réalisation des réseaux de neurones artificiels : comparaison des technologies et architecture du réseau ART1 (Master's Thesis, École Polytechnique de Montréal).
    • Jahanpour, M.-S. (1994). Algorithmes et architectures VLSI pour les transformées en ondelettes (Master's Thesis, École Polytechnique de Montréal).
    • Kermouche, R. (1994). Analyse et conception d'une architecture à bus hiérarchique tolérante aux défectuosités (Master's Thesis, École Polytechnique de Montréal).
    • Merabet Kroumba, S. (1994). Synthèse de très haut niveau d'architectures parallèles pour des algorithmes exprimés en langage évolué (Master's Thesis, École Polytechnique de Montréal).

Press review about Yvon Savaria

November 26, 2015, La Presse+, Des capteurs de haute température Concevoir des innovations pour en créer d'autres. Voilà une partie du travail dont s'acquitte Yvon Savaria, professeur au Département de génie électrique à Polytechnique Montréal.